X6-400M - Module PMC/XMC, 4 voies A/D 400 Me/s, 2 voies D/A 500 Me/s, FPGA Virtex 6, Mémoire 4 Go

X6-400M - Module PMC/XMC, 4 voies A/D 400 Me/s, 2 voies D/A 500 Me/s, FPGA Virtex 6, Mémoire 4 Go
Demander un devis
Demander un devis
Fonctionnalités principales
  • Deux 400 canaux A / D MSPS, 14 bits
  • Deux canaux D / A de 500 MSPS, 16 bits
  • Xilinx Virtex6 SX315T / SX475T ou LX240T
  • 4 banques de 1 Go DRAM (4 Go au total)
  • Horloge programmable à faible jitter
  • PCI Express Gen2 x8 offrant 2 Go / s de taux de transfert soutenus
  • PCI 32 bits, 66 MHz avec carte P4 vers hôte
  • Module PMC / XMC (75×150 mm)
  • 18-25W typique
  • Refroidissement par conduction (VITA 20)
  • Niveaux d’environnement pour le fonctionnement de -40 à 85C, 9 g RMS sinus, 0,1 g2 / Hz vibration aléatoire
  • Adaptateurs pour VPX, Compact PCI, PCI de bureau et systèmes PCI Express câblés

La X6-400M intègre la numérisation à haute vitesse et la génération de signaux avec le traitement des signaux sur un module PMC / XMC IO avec un puissant noyau Xilinx Virtex 6 FPGA et une interface hôte PCI Express / PCI haute performance.
Le X6-400M est équipé de deux A / D 400 MSPS 14 bits, AC ou DC-couplés, ainsi que deux DAC de taux de mise à jour de 500MSPS. Le DAC peut être utilisé avec un seul canal de sortie de 1 GHz. Les fréquences IF du récepteur jusqu’à 250 MHz sont prises en charge. L’horloge d’échantillonnage provient soit d’une PLL faible soit d’une entrée externe. Plusieurs cartes peuvent être synchronisées pour l’échantillonnage.
A Xilinx Virtex6 SX315T (options LX240T et SX475T) avec 4 banques de 1 Go DRAM fournit un noyau DSP de très haute performance avec plus de 2000 MAC (SX315T). L’intégration étroite de l’interface analogique IO, de la mémoire et de l’hôte avec le FPGA permet le traitement du signal en temps réel à des taux extrêmement élevés.
La consommation d’énergie X6-400M est de 18W pour un fonctionnement typique. Le module peut être refroidi par conduction en utilisant la norme VITA20 et une plaque d’étalement thermique. Niveaux de rugosité pour fonctionnement à grande température de -40 à + 85 ° C et vibrations de 0,1 g2 / Hz. Un revêtement conforme est disponible.
La logique FPGA peut être entièrement personnalisée en utilisant VHDL et MATLAB à l’aide de l’ensemble d’outils Frame Work Logic. Le MATLAB BSP prend en charge le développement en temps réel du matériel dans la boucle à l’aide du diagramme synoptique Simulink environnement avec Xilinx System Generator. IP pour de nombreuses fonctions sans fil et DSP telles que DDC, PSK / FSK démodulation, récepteur OFDM, corrélateurs et FFT grande sont disponibles.
Les outils logiciels pour le développement de l’hôte comprennent des bibliothèques C ++ et des pilotes pour Windows, Linux et VxWorks. Des exemples d’application illustrant les caractéristiques du module sont fournis.

Demander un devis
Demander un devis
d3b22699a35696901ca9e76de0eaf2fblllllllllllllllllllll